37. 基本时序电路:触发器

触发器势可以保持(存储)1比特的信息的逻辑电路。由互补运行的2个开关元件组成,没有输入就会保持原状态。触发器有各种各样的电路配置。以下关于RS触发器和JK触发器、D触发器、T触发器进行说明。

基本时序电路 说明 电路图 真值表

RS触发器
(RS:Reset-Set)

是最基本的触发器。输入S为“高(H)”时,输出Q被设置为“高(H)”。输出Q为“高(H)”的状态时,如果把输入R设为“高(H)”,输出就被切换为“低(L)”。

JK触发器
(JK: Jack Knife)

JK触发器可以同时把2个输入设定为“高(H)”。这一点与RS触发器不同。在输入到触发引脚T的时钟信号的有效边沿(信号的上升沿或下降沿),只有输入J是“高(H)”时输出为“高(H)”。J和K被同时输入时输出Q翻转。

D触发器
(D:Delay)

在输入到触发引脚T的时钟信号的有效边沿(信号的上升沿或下降沿),输入D的值必定被保留的电路。

T触发器
(T:Toggle)

是把JK触发器的J和K合在一起的(触发器)。每当时钟信号被输入到触发引脚,Q发生翻转。