Chip One Stop – 电子元器件、半导体的销售网站
Menu
China
Change
中文
SELECT YOUR LANGUAGE
人民币
SELECT YOUR CURRENCY FOR DISPLAY
关于优惠等级和折扣率

目前的商品价格将适用于以下


・根据顾客的购买情况可以享受优惠和折扣
・关于折扣仅限于从本网站直接下单的订单
・部分产品和阶梯数量不被包含在优惠折扣产品中
・关于优惠等级的详细信息请联系您的销售人员
・不能与其它优惠同时使用

关于莱迪思半导体

莱迪思半导体公司(纳斯达克股票代码:LSCC)是为智能手机和移动消费设备等市场提供超低功耗可编程器件解决方案的领先供应商。 在过去的十年中,公司的 FPGA、CPLD 和电源管理器件的出货量已超过十亿。
客户遍及电信、计算、消费、医疗、汽车和工业等众多细分市场。

产品类别

培训

欢迎访问 Lattice Insights!

实用且不断发展的培训可帮助您增加对低功耗 FPGA、设计技术和广泛应用解决方案开发的了解。

了解 FPGA 配置和编程的基础知识。 这里的重点是 FPGA 的可用功能。
您将深入了解配置流程,检查用于监控配置状态的状态和控制寄存器,并回顾配置调试的最佳实践。

深入了解设计约束和时序约束方法。 了解设计约束输入选项、设计约束优先规则及其对设计实现的影响,并了解约束传播引擎 (CPE)。 获得有关定义设计和时序约束时应注意事项的建议和提示。

它向您介绍了莱迪思 Propel 设计环境中的所有功能和工具。 在介绍开发流程的同时,您还将了解 Propel Builder 和 Propel SDK(软件开发工具包)中的各种可用功能。 例如,使用IP目录进行灵活的IP集成、在固件开发过程中管理系统存储器、使用OpenOCD(片上调试)进行调试以及开发流程的TCL脚本。

课程介绍 CertusPro-NX FPGA 支持的外部存储器接口。 课程首先概述了 DDR/LPDDR 功能和规格。 然后介绍如何在设计中使用所有架构模块、存储器控制器子系统以及适当的初始化和培训来实现 DDR/LPDDR 存储器接口。

本课程介绍在 FPGA 中实现设计的各种开发技术。 课程解释了基本概念和需要注意的事项,并提供了针对速度、面积、功耗或可靠性优化设计的思路 时钟域交叉 (CDC) 是在 FPGA 中实现设计时的一个重要考虑因素,CDC 可以帮助您在 FPGA 中实现设计。 了解可用于解决问题的解决方案。 介绍设计更稳定、更优化的 FPGA 实现的最佳实践。

了解莱迪思的 Propel 如何简化基于 FPGA 的处理器系统和 SoC 设计(片上系统)的开发。 本课程提供 Propel 的高级介绍并演示其功能。

莱迪思 Radiant 设计软件介绍。 探索一个易于使用的设计环境,它具有强大的设计和智能规划工具、先进的优化引擎和分析工具,以及实时调试功能,可实现更精确的设计。

您是否对使用莱迪思FPGA实现PCIe感兴趣? 本课程涵盖 PCIe 协议的基础知识,包括了解 PCIe 协议栈、如何执行数据包构建、链路训练和枚举、中断和错误处理、如何配置莱迪思 IP 以构建 PCIe 解决方案。 了解如何实现并获得调试技巧以解决常见问题。

YouTube

提供各种视频内容,包括产品演示和新产品介绍。